blank Kurzhilfe
blank Wartungsmeldungen

Geplante Wartungsarbeiten

Regelmäßige Unterbrechungen:
zwischen 5.00 und 5.15 Uhr MEZ (Montag bis Sonntag).

Andere Unterbrechungen
Verfügbarkeit

2022.02.11

Mehr...
blank Kurzmeldungen

Kurzmeldungen

Neue Version des Europäischen Patentregisters – Angaben zu ESZ-Verfahren im Einheitspatentregister.

2024-07-24

Mehr...
blank Themenbezogene Links

Auszug aus dem europäischen Patentregister

EP Übersicht: EP0096225

EP0096225 - Verschlungene programmierbare logische Anordnung mit geteilten Elementen [Mit Rechtsklick auf diesen Link können Sie ein Bookmark anlegen.]
StatusKein Einspruch fristgerecht eingelegt
Status aktualisiert am  14.06.1989
Datenbank zuletzt aktualisiert am 14.09.2024
Letztes Ereignis   Tooltip14.06.1989Kein Einspruch fristgerecht eingelegtveröffentlicht am 02.08.1989 [1989/31]
AnmelderFür alle benannten Staaten
International Business Machines Corporation
New Orchard Road
Armonk, NY 10504 / US
[N/P]
Frühere [1983/51]Für alle benannten Staaten
International Business Machines Corporation
Old Orchard Road
Armonk, N.Y. 10504 / US
Erfinder01 / Kalter, Howard Leo
14 Village Drive
Colchester, VT 05446 / US
02 / Wiedman, Francis Walter
Route 100
Stowe, VT 05672 / US
[1983/51]
VertreterMöhlen, Wolfgang
IBM Corporation Säumerstrasse 4
8803 Rüschlikon / CH
[N/P]
Frühere [1983/51]Möhlen, Wolfgang C., Dipl.-Ing.
IBM Corporation Säumerstrasse 4
CH-8803 Rüschlikon / CH
Anmeldenummer, Anmeldetag83104486.206.05.1983
[1983/51]
Prioritätsnummer, PrioritätstagUS1982038713210.06.1982         Ursprünglich veröffentlichtes Format: US 387132
[1983/51]
AnmeldespracheEN
VerfahrensspracheEN
VeröffentlichungArt: A2 Anmeldung ohne Recherchenbericht 
Nr.:EP0096225
Datum:21.12.1983
Sprache:EN
[1983/51]
Art: A3 Recherchenbericht 
Nr.:EP0096225
Datum:20.03.1985
Sprache:EN
[1985/12]
Art: B1 Patentschrift 
Nr.:EP0096225
Datum:10.08.1988
Sprache:EN
[1988/32]
Recherchenbericht(e)(Ergänzender) europäischer Recherchenbericht - versandt am:EP15.01.1985
KlassifikationIPC:H03K19/177, G06F7/50
[1985/04]
CPC:
G06F7/5057 (EP,US); H03K19/096 (EP,US); H03K19/1772 (EP,US)
Frühere IPC [1983/51]H03K19/177
Benannte VertragsstaatenDE,   FR,   GB [1983/51]
Bezeichnung der ErfindungDeutsch:Verschlungene programmierbare logische Anordnung mit geteilten Elementen[1983/51]
Englisch:Interlaced programmable logic array having shared elements[1983/51]
Französisch:Réseau logique programmable entrelacé comportant des éléments partagés[1983/51]
Akte vernichtet:20.04.2002
Prüfungsverfahren26.04.1984Prüfungsantrag gestellt  [1984/28]
27.10.1986Absendung einer Mitteilung der Prüfungsabteilung (Frist: M04)
05.02.1987Erwiderung auf eine Mitteilung der Prüfungsabteilung
21.07.1987Absendung der Ankündigung der Erteilung (Einverständnis: )
10.11.1987Ankündigung der Patenterteilung
15.12.1987Erteilungsgebühr entrichtet
15.12.1987Veröffentlichungs-/Druckkostengebühr entrichtet
Einspruch (Einsprüche)11.05.1989Kein Einspruch fristgerecht eingelegt [1989/31]
Entrichtete GebührenJahresgebühr
24.05.1985Jahresgebühr entrichtet Patentjahr 03
23.05.1986Jahresgebühr entrichtet Patentjahr 04
29.05.1987Jahresgebühr entrichtet Patentjahr 05
31.05.1988Jahresgebühr entrichtet Patentjahr 06
Ausschluss der ausschließlichen  Tooltip
Zuständigkeit des Einheitlichen
Patentgerichts
Zu den entsprechenden Daten siehe das Register des Einheitlichen Patentgerichts
Die Verantwortung für die Richtigkeit, Vollständigkeit oder Qualität der unter dem Link angezeigten Daten liegt allein beim Einheitlichen Patentgericht.
Angeführte Dokumente:Recherche[AD]US3890603  (JONES JOHN W, et al);
 [YD]US3974366  (HEBENSTREIT ERNST);
 [AD]US4140967  (BALASUBRAMANIAN PERUVEMBA S, et al);
 [A]GB2011669  (IBM)
 [Y]  - IBM TECHNICAL DISCLOSURE BULLETIN, vol. 24, no. 8, January 1982, pages 4291-4292, New York, US; H.O. ASKIN et al.: "PLA with intermixed AND and OR arrays"
 [A]  - IBM TECHNICAL DISCLOSURE BULLETIN, vol. 24, no. 6, November 1981, pages 2971-2973, New York, US; P.E. ALLARD et al.: "Variable multifold programmable logic array"
 [XP]  - IBM TECHNICAL DISCLOSURE BULLETIN, vol. 25, no. 7A, December 1982, pages 3502-3504, New York, US; H.N. KOTECHA: "Merged programmable logic array using two-bit read-only storage device"
 [A]  - IBM TECHNICAL DISCLOSURE BULLETIN, vol. 20, no. 2, July 1977, page 672, New York, US; W.W. WU: "Pin sharing in a PLA code"
Das EPA übernimmt keine Gewähr für die Richtigkeit von Daten, die aus anderen Behörden stammen, und schließt insbesondere jegliche Garantie dafür aus, dass solche Daten vollständig, aktuell oder für bestimmte Zwecke geeignet sind.