| EP0416546 - Circuit logique programmable et circuit de mémoire associé [Cliquez sur ce lien avec le bouton droit de la souris pour le conserver dans vos signets] | Statut | Aucune opposition formée dans le délai Statut actualisé le 08.10.1999 Base de données mise à jour au 28.03.2026 | Dernier événement Tooltip | 08.10.1999 | Aucune opposition formée dans le délai | publié le 24.11.1999 [1999/47] | Demandeur(s) | Pour tous les Etats désignés Kabushiki Kaisha Toshiba 72, Horikawa-cho Saiwai-ku Kawasaki-shi Kanagawa-ken 210-8572 / JP | [N/P] |
| Précédent [1998/49] | Pour tous les Etats désignés KABUSHIKI KAISHA TOSHIBA 72, Horikawa-cho, Saiwai-ku Kawasaki-shi, Kanagawa-ken 210 / JP | ||
| Précédent [1995/01] | Pour tous les Etats désignés KABUSHIKI KAISHA TOSHIBA 72, Horikawa-cho, Saiwai-ku Kawasaki-shi, Kanagawa-ken 210, Tokyo / JP | ||
| Précédent [1991/11] | Pour tous les Etats désignés Kabushiki Kaisha Toshiba 72, Horikawa-cho Saiwai-ku Kawasaki-shi / JP | Inventeur(s) | 01 /
Saeki, Yukihiro, Intellectual Prop. Div., K.K. Toshiba, 1-1 Shibaura 1-chome, Minato-ku Tokyo / JP | 02 /
Shigematsu, Tomohisa, Intellectual Prop. Div., K.K Toshiba, 1-1 Shibaura 1-chome, Minato-ku Tokyo / JP | [1991/11] | Mandataire(s) | Lehn, Werner, et al Hoffmann Eitle, Patent- und Rechtsanwälte, Postfach 81 04 20 81904 München / DE | [N/P] |
| Précédent [1991/11] | Lehn, Werner, Dipl.-Ing., et al Hoffmann, Eitle & Partner, Patentanwälte, Postfach 81 04 20 D-81904 München / DE | Numéro de la demande, date de dépôt | 90116994.6 | 04.09.1990 | [1991/11] | Numéro de priorité, date | JP19890228833 | 04.09.1989 Format original publié: JP 22883389 | [1991/11] | Langue de dépôt | EN | Langue de la procédure | EN | Publication | Type: | A2 Demande sans rapport de recherche | N°: | EP0416546 | Date: | 13.03.1991 | Langue: | EN | [1991/11] | Type: | A3 Rapport de recherche | N°: | EP0416546 | Date: | 14.08.1991 | Langue: | EN | [1991/33] | Type: | B1 Fascicule de brevet | N°: | EP0416546 | Date: | 02.12.1998 | Langue: | EN | [1998/49] | Rapport(s) de recherche | Rapport (complémentaire) de recherche européenne - envoyé le: | EP | 26.06.1991 | Classification | IPC: | H03K19/177 | [1991/11] | CPC: |
H03K19/1776 (EP,US);
H03K19/177 (KR);
H03K17/04106 (EP,US);
H03K17/693 (EP,US);
H03K19/17704 (EP,US);
H03K19/17736 (EP,US);
| Etats contractants désignés | DE, FR, GB [1991/11] | Titre | Allemand: | Programmierbare logische Vorrichtung und zugehörige Speicherschaltung | [1991/11] | Anglais: | Programmable logic device and storage circuit used therewith | [1991/11] | Français: | Circuit logique programmable et circuit de mémoire associé | [1991/11] | Procédure d'examen | 04.09.1990 | Requête en examen déposée [1991/11] | 09.06.1994 | Envoi d'une notification de la division d'examen (délai : M04) | 10.10.1994 | Réponse à une notification de la division dexamen | 26.06.1995 | Envoi d'une notification de la division d'examen (délai : M06) | 29.12.1995 | Réponse à une notification de la division dexamen | 22.07.1996 | Envoi d'une notification de la division d'examen (délai : M06) | 23.01.1997 | Réponse à une notification de la division dexamen | 20.03.1998 | Envoi de la notification relative à l'intention de délivrer le brevet (Accord : Oui) | 08.06.1998 | Notification relative à l'intention de délivrer le brevet | 28.08.1998 | Taxe de délivrance payée | 28.08.1998 | Taxe publication/d‘impression payée | Opposition(s) | 03.09.1999 | Aucune opposition formée dans le délai imparti [1999/47] | Taxes payées | Taxe annuelle | 15.09.1992 | Taxe annuelle Année du brevet 03 | 16.09.1993 | Taxe annuelle Année du brevet 04 | 08.09.1994 | Taxe annuelle Année du brevet 05 | 08.09.1995 | Taxe annuelle Année du brevet 06 | 12.09.1996 | Taxe annuelle Année du brevet 07 | 10.09.1997 | Taxe annuelle Année du brevet 08 | 09.09.1998 | Taxe annuelle Année du brevet 09 |
| Dérogation à la compétence Tooltip exclusive de la juridiction unifiée du brevet | Voir le Registre de la juridiction unifiée du brevet pour les données relatives à la dérogation | ||
| La juridiction unifiée du brevet assume l'entière responsabilité de l'exactitude, de l'exhaustivité et de la qualité des données présentées sous le lien fourni. | Citations: | Recherche | [X] IRE WESCON CONVENTION RECORD. vol. 30, November 1986, NORTH HOLLYWOOD US pages 4/61 - 4/69; D. P. Lautzenheiser: "A Programmable Logic Device Based on Static Memory" [X] |